新思科技AI驅動的新思設計解決方案可實現電路優化,在提高設計質量的科技可互開同時,節省數周的操作手動迭代時間
新思科技可互操作工藝設計套件(iPDK)適用于臺積公司所有FinFET先進工藝節點的,助力開發者快速上手模擬設計
新思科技攜手Ansys 和 Keysight 共同推出全新射頻設計參考流程,工藝能夠為現代射頻集成電路設計提供完整解決方案
新思科技(Synopsys)近日宣布,設計速上手模其模擬設計遷移流程已應用于臺積公司N4P、套件N3E 和 N2 在內的助力者快多項先進工藝。作為新思科技定制設計系列產品的擬設一部分,新思科技模擬設計遷移流程包括了基于機器學習的新思原理圖和基于模板的版圖遷移解決方案,能夠加速整體模擬設計遷移任務。科技可互開在該設計遷移解決方案中,操作集成了寄生參數感知且由AI驅動的工藝優化技術將為模擬設計調優過程減少常見的手動迭代工作,并滿足設計規格需求。設計速上手模開發者可以采用該流程在全新工藝節點上優化其設計,套件并節省數周的助力者快工程時間和精力。
實現模擬和 IP 設計的高效遷移
新思科技已經連續多年被評為“臺積公司OIP年度合作伙伴”,其中一項突出成果是經認證的新思科技定制設計系列產品。該系列產品提供基于機器學習的原理圖和基于模板的版圖遷移功能,可在臺積公司先進工藝節點上遷移模擬設計時高效復用現有IP。該模擬設計遷移流程的關鍵組件包括新思科技Custom Compiler 設計和版圖解決方案、新思科技PrimeWave 設計環境和 新思科技PrimeSim 電路仿真解決方案,這些解決方案適用于臺積公司所有的先進 FinFET 工藝,并在 SPICE、FastSPICE 和混合信號仿真方面具有顯著的性能優勢。
加速早期設計啟動
針對臺積公司 N4P、N3E 和 N2 工藝優化的可互操作工藝設計工具包 (iPDK) 推出后,開發者可以更早地啟動他們的項目,大幅提升設計效率。雙方的共同客戶采用 iPDK后,可以在其設計流程中使用全球領先的設計工具,以簡化開發流程并縮短設計周轉時間(TAT)。此外,新思科技攜手Ansys、是德科技(Keysight)共同推出面向臺積公司 N4P 射頻 FinFET 工藝的射頻集成電路參考流程,助力合作伙伴加速射頻設計。這一開放式射頻設計流程能夠幫助射頻 SoC 開發者兼顧性能、功耗效率和產品上市時間的要求。
“臺積公司全球領先的先進工藝技術在性能和功耗上具有卓越優勢,能夠幫助開發者實現芯片創新,滿足當前智能、互聯和計算密集型應用的極高需求。我們與新思科技的長期合作,將繼續幫我們的共同客戶將現有模擬設計遷移至臺積公司下一代工藝節點,從而提高生產效率并縮短上市時間。”
Dan Kochpatcharin
設計基礎設施管理部負責人
“在更復雜的芯片、更有限的工程資源以及更緊迫的交付時間要求下,企業正采用AI驅動的解決方案以實現更高的設計質量(QOR)和結果完成時間(TTR)。我們與臺積公司合作開發了適用于臺積公司 N4P、N3E 和 N2 工藝的模擬設計遷移流程,助力我們的共同客戶能夠實現工藝節點間的高效設計遷移并大幅提高設計生產率。”
審核編輯:彭菁