芯片軟硬件協(xié)同設(shè)計(jì)解決方案服務(wù)提供商兆松科技(TerapinesTechnology),兆松支持宣布兆松科技的科技 ZCC 工具鏈全面支持Andes晶心科技(Andes Technology; TWSE: 6533)全系列的 RISC-V處理器。ZCC工具鏈目前在嵌入式、具鏈s晶技全高性能、全面AI芯片等多個領(lǐng)域的心科系列表現(xiàn)都處于國際領(lǐng)先水平。
Andes晶心科技是兆松支持32及64位高效能、低功耗RISC-V處理器核心領(lǐng)導(dǎo)供貨商、科技RISC-V國際協(xié)會(RISC-V International)的具鏈s晶技全創(chuàng)始首席會員,也是全面將RISC-V推向主流的主導(dǎo)力量。近日,心科系列兆松科技也正式加入RISC-V International,兆松支持成為其戰(zhàn)略會員??萍糧CC全面支持AndeStar V5指令集,具鏈s晶技全意味著晶心科技及其合作伙伴可以在 V5架構(gòu)的全面 RISC-V CPU產(chǎn)品中使用 ZCC 工具鏈,以達(dá)到更高代碼密度和性能,心科系列從而滿足更加廣泛的應(yīng)用需求。
ZCC工具鏈相較Andes晶心科技AndeSight IDE 所提供的LLVM編譯器,可以進(jìn)一步將AndesCore AX45 雙發(fā)射8級流水線處理器CoreMark分?jǐn)?shù)提升6%,在Embench-IoT(-O3)測試中同時實(shí)現(xiàn)了18.9%的性能提升和11.8%的代碼密度優(yōu)化;在Embench-IoT(-Os)測試同時實(shí)現(xiàn)了10%的代碼密度優(yōu)化和9.1%的性能提升。
根據(jù)SPECInt2006動態(tài)指令數(shù)測試結(jié)果,相較開源LLVM 16.0,ZCC針對RISC-V RV64GCBV處理器的優(yōu)化減少指令數(shù)30%,針對RISC-V RV64GCB處理器的優(yōu)化減少指令數(shù)13%;
根據(jù)典型AI算子動態(tài)指令數(shù)結(jié)果,兆松科技ZCC工具鏈自動向量化性能相較于開源編譯器最高提升91倍,意味著ZCC工具鏈可以為AI芯片的開發(fā)帶來前所未有的優(yōu)勢,在性能和手寫算子庫不相上下甚至超過手寫算子庫的情況下,可以大幅降低算子庫的維護(hù)成本。
兆松科技CTO伍華林表示,「兆松科技從ZCC工具鏈全面支持AndeStar V5的指令集作為起點(diǎn),將逐步和晶心科技建立更進(jìn)一步的合作,除了從工具鏈的代碼密度和性能等優(yōu)勢上,幫助AndesCore RISC-V CPU IP更具有競爭力,未來還將提供軟硬件協(xié)同設(shè)計(jì)工具,虛擬模型性能仿真工具等,幫助晶心科技的客戶,高效的設(shè)計(jì)出有競爭力的芯片。」
「很高興看到兆松科技與Andes晶心科技合作協(xié)助我們的共同客戶,大幅優(yōu)化發(fā)揮出RISC-V處理器的效能, 同時進(jìn)一步縮減代碼?!笰ndes晶心科技總經(jīng)理暨技術(shù)長蘇泓萌博士表示,「RISC-V技術(shù)持續(xù)快速發(fā)展,我們期許持續(xù)拓展生態(tài)系為客戶提供專業(yè)開發(fā)工具的支持,進(jìn)一步保障客戶的產(chǎn)品效能與競爭力?!?/p>
責(zé)任編輯:彭菁